ការបញ្ជាក់
T5L1 ASIC | T5L1 ASIC គឺជា GUI ដែលមានថាមពលទាប មានប្រសិទ្ធភាពខ្ពស់ និងជាកម្មវិធីដែលរួមបញ្ចូលគ្នានូវ single-chip dual-core ASIC ដែលរចនាឡើងដោយ DWIN Technology សម្រាប់អេក្រង់ LCD ទំហំតូច និងម៉ាស់ដែលផលិតក្នុងឆ្នាំ 2019។ |
ពណ៌ | 16.7M ពណ៌ | ||
ប្រភេទ LCD | TN, TFT LCD | ||
មុំមើល | ទេវតាមើលទូរទស្សន៍ តម្លៃធម្មតា 70°/70°/40°/30°(L/R/U/D) | ||
តំបន់បង្ហាញ (AA) | 162.0mm (W) × 121.5mm (H) | ||
ដំណោះស្រាយ | ៨០០*៦០០ | ||
ពន្លឺខាងក្រោយ | LED | ||
ពន្លឺ | DMG80600F080_01WTC: 250nit DMG80600F080_01WTCZ01:250nit DMG80600F080_01WTR: 200nit DMG80600F080_01WN: 300nit |
វ៉ុលថាមពល | 4.5 ~ 5.5V | ||
ប្រតិបត្តិការបច្ចុប្បន្ន | 580mA VCC = 5V, អំពូល Backlight អតិបរមា | ||
180mA VCC = 5V, បិទភ្លើងខាងក្រោយ |
សីតុណ្ហភាពការងារ | -10 ℃ ~ 60 ℃ | ||
សីតុណ្ហាភាពផ្ទុក | -20 ℃ ~ 70 ℃ | ||
សំណើមការងារ | 10% ~ 90% RH តម្លៃធម្មតា 60% RH |
ចំណុចប្រទាក់អ្នកប្រើ | 50Pin_0.5mm FPC | ||
Baudrate | 3150 ~ 3225600bps | ||
វ៉ុលលទ្ធផល | ទិន្នផល 1;3.0 ~ 3.3 V | ||
ទិន្នផល 0; 0 ~ 0.3 V | |||
បញ្ចូលតង់ស្យុង (RXD) | បញ្ចូល 1; 3.3V | ||
បញ្ចូល 0;0~0.5V | |||
ចំណុចប្រទាក់ | UART2៖ TTL; UART4: TTL; (អាចប្រើបានតែបន្ទាប់ពីការកំណត់រចនាសម្ព័ន្ធ OS UART5: TTL; (អាចប្រើបានតែបន្ទាប់ពីការកំណត់រចនាសម្ព័ន្ធ OS) | ||
ទម្រង់ទិន្នន័យ | UART2: N81; UART4: N81/E81/O81/N82;4 របៀប (ការកំណត់រចនាសម្ព័ន្ធប្រព័ន្ធប្រតិបត្តិការ) UART5: N81/E81/O81/N82;4 របៀប (ការកំណត់រចនាសម្ព័ន្ធប្រព័ន្ធប្រតិបត្តិការ) |
ម្ជុល | និយមន័យ | អាយ/អូ | ការពិពណ៌នាមុខងារ |
1 | 5V | I | ការផ្គត់ផ្គង់ថាមពល DC4.5-5.5V |
2 | 5V | I | |
3 | GND | GND | GND |
4 | GND | GND | |
5 | GND | GND | |
6 | AD7 | I | 5 បញ្ចូល ADCs ។គុណភាពបង្ហាញ 12 ប៊ីតក្នុងករណីការផ្គត់ផ្គង់ថាមពល 3.3V ។វ៉ុលបញ្ចូល 0-3.3V ។លើកលែងតែ AD6 ទិន្នន័យដែលនៅសល់ត្រូវបានបញ្ជូនទៅ OS core តាមរយៈ UART3 ក្នុងពេលវេលាជាក់ស្តែងជាមួយនឹងអត្រាគំរូ 16KHz ។AD1 និង AD5 អាចត្រូវបានប្រើស្របគ្នា ហើយ AD3 និង AD7 អាចត្រូវបានប្រើស្របគ្នា ដែលស្មើនឹង AD គំរូ 32KHz ចំនួនពីរ។AD1, AD3, AD5, AD7 អាចត្រូវបានប្រើស្របគ្នា ដែលស្មើនឹង 64KHz គំរូ AD;ទិន្នន័យត្រូវបានបូកសរុបចំនួន 1024 ដង ហើយបន្ទាប់មកបែងចែកដោយ 64 ដើម្បីទទួលបានតម្លៃ 64Hz 16bit AD ដោយការយកគំរូលើស។ |
7 | AD6 | I | |
8 | AD5 | I | |
9 | AD3 | I | |
10 | AD1 | I | |
11 | +3.3 | O | ទិន្នផល 3.3V ផ្ទុកអតិបរមា 150mA ។ |
12 | SPK | O | MOSFET ខាងក្រៅដើម្បីជំរុញ buzzer ឬ speaker ។រេស៊ីស្តង់ 10K ខាងក្រៅគួរតែត្រូវបានទាញចុះមកដី ដើម្បីធានាថាការបើកថាមពលមានកម្រិតទាប។ |
13 | SD_CD | អាយ/អូ | ចំណុចប្រទាក់ SD/SDHC SD_CK ភ្ជាប់កុងទ័រ 22pF ទៅ GND នៅជិតចំណុចប្រទាក់កាតអេសឌី។ |
14 | SD_CK | O | |
15 | SD_D3 | អាយ/អូ | |
16 | SD_D2 | អាយ/អូ | |
17 | SD_D1 | អាយ/អូ | |
18 | SD_D0 | អាយ/អូ | |
19 | PWM0 | O | លទ្ធផល 2 16-ប៊ីត PWM ។រេស៊ីស្តង់ 10K ខាងក្រៅគួរតែត្រូវបានទាញចុះមកដី ដើម្បីធានាថាការបើកថាមពលមានកម្រិតទាប។ ស្នូល OS អាចត្រូវបានគ្រប់គ្រងក្នុងពេលវេលាជាក់ស្តែងតាមរយៈ UART3 |
20 | PWM1 | O | |
21 | P3.3 | អាយ/អូ | ប្រសិនបើប្រើ RX8130 ឬ SD2058 I2C RTC ដើម្បីភ្ជាប់ទៅ IOs ទាំងពីរនោះ SCL គួរតែភ្ជាប់ទៅ P3.2 ហើយ SDA ភ្ជាប់ទៅ P3.3 ស្របគ្នាជាមួយនឹង 10K resistor ទាញរហូតដល់ 3.3V ។ |
22 | P3.2 | អាយ/អូ | |
23 | P3.1/EX1 | អាយ/អូ | វាអាចត្រូវបានប្រើជាការបញ្ចូលការរំខានខាងក្រៅ 1 ក្នុងពេលតែមួយ និងគាំទ្រទាំងកម្រិតវ៉ុលទាប ឬរបៀបរំខានគែមខាងក្រោយ។ |
24 | P3.0/EX0 | អាយ/អូ | វាអាចត្រូវបានប្រើជាការបញ្ចូលការរំខានខាងក្រៅ 0 ក្នុងពេលតែមួយ និងគាំទ្រទាំងកម្រិតវ៉ុលទាប ឬរបៀបរំខានគែមខាងក្រោយ |
25 | P2.7 | អាយ/អូ | ចំណុចប្រទាក់ IO |
26 | P2.6 | អាយ/អូ | ចំណុចប្រទាក់ IO |
27 | P2.5 | អាយ/អូ | ចំណុចប្រទាក់ IO |
28 | P2.4 | អាយ/អូ | ចំណុចប្រទាក់ IO |
29 | P2.3 | អាយ/អូ | ចំណុចប្រទាក់ IO |
30 | P2.2 | អាយ/អូ | ចំណុចប្រទាក់ IO |
31 | P2.1 | អាយ/អូ | ចំណុចប្រទាក់ IO |
32 | P2.0 | អាយ/អូ | ចំណុចប្រទាក់ IO |
33 | P1.7 | អាយ/អូ | ចំណុចប្រទាក់ IO |
34 | P1.6 | អាយ/អូ | ចំណុចប្រទាក់ IO |
35 | P1.5 | អាយ/អូ | ចំណុចប្រទាក់ IO |
36 | P1.4 | អាយ/អូ | ចំណុចប្រទាក់ IO |
37 | P1.3 | អាយ/អូ | ចំណុចប្រទាក់ IO |
38 | P1.2 | អាយ/អូ | ចំណុចប្រទាក់ IO |
39 | P1.1 | អាយ/អូ | ចំណុចប្រទាក់ IO |
40 | P1.0 | អាយ/អូ | ចំណុចប្រទាក់ IO |
41 | UART4_TXD | O | UART4 |
42 | UART4_RXD | I | |
43 | UART5_TXD | O | UART5 |
44 | UART5_RXD | I | |
45 | P0.0 | អាយ/អូ | ចំណុចប្រទាក់ IO |
46 | P0.1 | អាយ/អូ | ចំណុចប្រទាក់ IO |
47 | CAN_TX | O | ចំណុចប្រទាក់ CAN |
48 | CAN_RX | I | |
49 | UART2_TXD | O | UART2 (ច្រកសៀរៀល UART2 នៃ OS core) |
50 | UART2_RXD | I |